E-Book, Deutsch, 394 Seiten
Hellmann Rechnerarchitektur
1. Auflage 2013
ISBN: 978-3-486-72002-0
Verlag: De Gruyter
Format: PDF
Kopierschutz: 1 - PDF Watermark
Einführung in den Aufbau moderner Computer
E-Book, Deutsch, 394 Seiten
ISBN: 978-3-486-72002-0
Verlag: De Gruyter
Format: PDF
Kopierschutz: 1 - PDF Watermark
Eine hochkomplexe Architektur verbirgt sich auf engstem Raum – dem Prozessor. Schritt für Schritt führt der Autor in den grundlegenden Aufbau moderner Rechner ein. Anschaulichkeit und Nachvollziehbarkeit stehen dabei im Vordergrund. Verbreitete Rechnerarchitekturen, Schaltnetze, arithmetische und logische Operationen gehören ebenso zum Inhalt des Lehrbuchs wie Speichermedien, Schnittstellen oder Multiprozessorsysteme. Das Buch deckt den typischen Stoff einer einführenden Vorlesung zur Rechnerarchitektur an Hochschulen ab. Mit über 120 Aufgaben incl. Lösungen eignet sich das Buch hervorragend für das Selbststudium oder zur Vor- und Nachbereitung einer Vorlesung.
Zielgruppe
Für Studierende der Informatik und Elektrotechnik an Hochschulen
Autoren/Hrsg.
Weitere Infos & Material
1;Vorwort;5
2;Teil 1: Grundlagen;15
2.1;1 Einleitung;17
2.1.1;1.1 Grundbegriffe;17
2.1.2;1.2 Einheiten;19
2.1.3;1.3 Geschichte;20
2.1.4;1.4 Arten von Computern;22
2.2;2 Allgemeiner Aufbau eines Computersystems;29
2.2.1;2.1 Blockdiagramm und grundlegende Abläufe;29
2.2.2;2.2 Detaillierteres Computermodell;32
2.2.3;2.3 Speicher und E/A-Bausteine;33
2.2.4;2.4 Prozessor und Busse;36
2.2.5;2.5 Taxonomien;38
2.3;3 Performance und Performanceverbesserung;41
2.3.1;3.1 Angabe der Rechenleistung;41
2.3.2;3.2 Caching;44
2.3.2.1;3.2.1 Caching beim Lesen von Daten;44
2.3.2.2;3.2.2 Caching beim Schreiben von Daten;46
2.3.2.3;3.2.3 Cacheable Area;48
2.3.2.4;3.2.4 Cache-Hierarchien;48
2.3.3;3.3 Pipelining;51
2.4;4 Verbreitete Rechnerarchitekturen;57
2.4.1;4.1 CISC-Architektur;57
2.4.2;4.2 RISC-Architektur;58
2.4.3;4.3 VON-NEUMANN-Architektur;62
2.4.4;4.4 Harvard-Architektur;65
3;Teil 2: Digitaltechnik;69
3.1;5 Grundlegende BOOLEsche Verknüpfungen;71
3.1.1;5.1 BOOLEsche Algebra und Digitaltechnik;71
3.1.2;5.2 Gatter;72
3.1.2.1;5.2.1 Treiber und Identität;72
3.1.2.2;5.2.2 Inverter und Negation;75
3.1.2.3;5.2.3 UND-Gatter und Konjunktion;76
3.1.2.4;5.2.4 NAND;78
3.1.2.5;5.2.5 ODER-Gatter und Disjunktion;79
3.1.2.6;5.2.6 NOR;81
3.1.2.7;5.2.7 XOR und Antivalenz;82
3.1.2.8;5.2.8 XNOR und Äquivalenz;83
3.1.3;5.3 Gesetze der BOOLEschen Algebra;84
3.2;6 Komplexere Schaltnetz-Komponenten;87
3.2.1;6.1 Adressdecoder;87
3.2.2;6.2 Multiplexer und Demultiplexer;89
3.2.2.1;6.2.1 Multiplexer 2:1;89
3.2.2.2;6.2.2 Demultiplexer 1:2;90
3.2.2.3;6.2.3 Multiplexer n:1;91
3.2.2.4;6.2.4 Demultiplexer 1:n;92
3.2.2.5;6.2.5 Multiplexer m × n:n;94
3.2.3;6.3 Varianten der Schaltzeichen;96
3.2.4;6.4 Digitaler Komparator;98
3.2.5;6.5 Addierer;99
3.2.6;6.6 ALU;99
3.3;7 Schaltwerke;101
3.3.1;7.1 RS-Flipflop;101
3.3.2;7.2 Arten von Eingängen;103
3.3.2.1;7.2.1 Vorrangige Eingänge;103
3.3.2.2;7.2.2 Taktzustandssteuerung;104
3.3.2.3;7.2.3 Taktflankensteuerung;105
3.3.2.4;7.2.4 Asynchrone Eingänge;106
3.3.3;7.3 D-Flipflop;106
3.3.4;7.4 Register und Schieberegister;107
3.3.5;7.5 T-Flipflop;109
3.3.6;7.6 JK-Flipflop;110
3.3.7;7.7 Zähler;111
4;Teil 3: Arithmetik;113
4.1;8 Zahlendarstellung;115
4.1.1;8.1 Vorzeichen-Betrags-Darstellung;116
4.1.2;8.2 Einerkomplement;119
4.1.3;8.3 Zweierkomplement;121
4.2;9 Arithmetische und logische Operationen;125
4.2.1;9.1 Arithmetische Operationen;125
4.2.2;9.2 Logische Operationen;126
4.2.3;9.3 Bitoperationen in C und C++;132
4.3;10 Rechnen mit vorzeichenlosen Dualzahlen;133
4.3.1;10.1 Addition und Subtraktion;133
4.3.2;10.2 Multiplikation und Division;136
4.4;11 Rechnen in der Vorzeichen-Betragsdarstellung;143
4.4.1;11.1 Addition und Subtraktion;143
4.4.2;11.2 Multiplikation und Division;145
4.5;12 Rechnen im Zweierkomplement;147
4.5.1;12.1 Addition und Subtraktion;147
4.5.2;12.2 Multiplikation und Division;150
4.5.3;12.3 Fazit;150
4.6;13 Ganzzahl-Rechenwerk;153
4.6.1;13.1 Beispiel-Rechenwerk;154
4.6.2;13.2 Ergänzende Betrachtungen;157
4.6.3;13.3 Beispiel: Addition;161
4.6.4;13.4 Beispiel Multiplikation;164
4.7;14 Gleitkommarechenwerk;175
4.7.1;14.1 Darstellung von Gleitkommazahlen;176
4.7.2;14.2 Umwandlung von Dezimalbrüchen in Dualbrüche;179
4.7.3;14.3 Ein Beispiel-Gleitkommarechenwerk;182
4.7.3.1;14.3.1 Addition und Subtraktion;183
4.7.3.2;14.3.2 Multiplikation;185
4.7.3.3;14.3.3 Division;186
5;Teil 4: Prozessoren;189
5.1;15 Maschinensprache;191
5.2;16 Steuerwerk;197
5.3;17 Mikroprogrammierung;201
5.3.1;17.1 Konzept;201
5.3.2;17.2 Beispiel-Mikroprogrammsteuerung;202
5.3.3;17.3 Befehlssatzentwurf;209
5.3.4;17.4 Erweiterung der Mikroprogrammsteuerung;213
5.4;18 Spezielle Techniken und Abläufe im Prozessor;217
5.4.1;18.1 Befehlszyklus;217
5.4.2;18.2 Strategien bei Programmverzweigungen;219
5.4.3;18.3 Out of Order Execution;227
5.4.4;18.4 64-Bit-Erweiterungen;227
5.4.5;18.5 Sicherheitsfeatures;229
5.5;19 Multiprozessorsysteme;233
5.5.1;19.1 Ansätze zur Performancesteigerung;233
5.5.2;19.2 Aufwand für Parallelisierung;236
5.5.3;19.3 Topologien;237
5.5.4;19.4 Datenübertragung;239
5.5.5;19.5 Software für Multiprozessorsysteme;241
5.5.6;19.6 Speicherzugriff;242
5.5.7;19.7 Konsistenz;242
5.6;20 Digitale Signalprozessoren;247
5.6.1;20.1 Einsatzgebiete;247
5.6.2;20.2 Zeitabhängige Signale und Signalverarbeitungskette;248
5.6.3;20.3 Analoge Vorverarbeitung und A/D-Wandlung;249
5.6.4;20.4 Spektralanalyse;253
5.6.5;20.5 Operationen im Frequenzbereich;258
5.6.6;20.6 D/A-Wandlung und analoge Nachbearbeitung;260
5.6.7;20.7 Architektur-Besonderheiten von DSP;260
6;Teil 5: Speicher und Peripherie;263
6.1;21 Speicherbausteine;265
6.1.1;21.1 Arten von Speichermedien;265
6.1.2;21.2 Halbleiter-Speicher;266
6.1.3;21.3 Statisches und dynamisches RAM;267
6.1.4;21.4 Speicherorganisation auf Chipebene;268
6.1.5;21.5 Interfacing und Protokolle;274
6.1.6;21.6 Speichermodule;279
6.1.7;21.7 Flash Speicher;282
6.2;22 Speicherverwaltung;285
6.2.1;22.1 Programme und Prozesse;285
6.2.2;22.2 Virtueller Speicher;286
6.2.3;22.3 Segmentierung und Swapping;292
6.2.4;22.4 Paging;293
6.3;23 Datenübertragung und Schnittstellen;299
6.3.1;23.1 Leitungstheorie;299
6.3.2;23.2 Serielle und parallele Datenübertragung;301
6.3.3;23.3 Das OSI-Modell;303
6.3.4;23.4 Codierung;306
6.3.4.1;23.4.1 NRZ-Codierung;306
6.3.4.2;23.4.2 Manchester-Codierung;307
6.3.4.3;23.4.3 NRZI-Codierung;309
6.3.4.4;23.4.4 MLT3-Codierung;309
6.3.4.5;23.4.5 Bit Stuffing, 4B/5B- und 8B/10B-Codierung;310
6.3.5;23.5 Fehlererkennung und Fehlerkorrektur;311
6.3.6;23.6 Beispiel USB;317
6.4;24 Festplatte;321
6.4.1;24.1 Aufbau;321
6.4.2;24.2 Datenorganisation;321
6.4.3;24.3 Partionierung und Formatierung;322
6.4.4;24.4 Serial-ATA-Schnittstelle;322
6.4.5;24.5 Performance;323
6.4.6;24.6 Verfügbarkeit;323
6.5;25 Optische Datenspeicher;327
6.5.1;25.1 Standards;327
6.5.2;25.2 Aufbau;328
6.5.3;25.3 Verfügbarkeit;329
6.5.4;25.4 Leseverfahren;330
6.5.5;25.5 Vermeidung, Erkennung und Korrektur von Fehlern;331
7;Zusammenfassung und Schlussworte;333
8;Literaturverzeichnis;335
9;Antworten zu den Aufgaben;337
10;Index;387